XILINX
20
-/TSSOP20
-
XILINXPLATFORM CABLE USB
79
NA/22+
一級代理/現貨
XILINX EEPROM XCF04SVOG20C
100000
-/-
現貨庫存,如實報貨,價格優勢,一站式配套服務
XILINX
5000
3/25+
提供BOM一站式配單服務
XILINX
5000
3/24+
華為超級供應商,7*24小時技術支持,一站式服務
XILINX
80000
-/23+
原裝現貨
XILINX
5000
11+/23+
原裝庫存,提供優質服務
XILINX
12000
XILINX/22+
只有原裝,原裝,假一罰十
XILINX
7300
11+/23+
原裝現貨
XILINX
3000
11+/8000
原裝正品熱賣,價格優勢
XILINX
80000
-/23+
原裝現貨
XILINX
526
11+/24+
只做原裝,專注海外現貨訂購20年
XILINX
9000
-/25+
原裝現貨,支持BOM配單
XILINX
28800
11+/22+
原裝現貨,提供配單服務
XILINX
78000
11+/2019+
原裝歡迎詢價
XILINX
20918
-/2024
原裝現貨上海庫存,歡迎咨詢
XILINX
5000
11+/25+
只做原裝,可提供技術支持及配單服務
XILINX
60701
11+/24+
深圳原裝現貨,可看貨可提供拍照
XILINX
48000
11+/24+
原裝現貨,可開專票,提供賬期服務
XILINX
9208
11+/22+
特價支持,只做原裝現貨
來源:ednchina ivo bolsens xilinx公司副總裁兼首席技術官 “我相信, 會有越來越多的電子設計工程師傾向于在ic解決方案中采用可編程邏輯器件。可編程邏輯實際上正在成為市場的主流,并且在不斷尋求原先從未應用過的新市場。” 自1984年xilinx公司發明了可編程邏輯器件(pld)以來,xilinx公司一直不斷領先向市場推出創新的可編程邏輯設計技術。同時xilinx也是首家將產品設計、市場營銷和技術支持以外的所有業務都外包,建立了無晶圓生產線(fabless)半導體企業模式的創建者。根據gartner dataquest的市場調研報告顯示,2003年xilinx公司占有可編程邏輯器件(pld)市場50%的份額。而且已能向市場提供在單片器件上同時具有可編程邏輯、高性能dsp和嵌入式處理功能的高性能器件,并且在不斷尋求原先可編程邏輯從未應用過的新市場。 xilinx在其全球規劃中將中國視為一個戰略性市場,根據isuppli提供的數據,xilinx是中國最大的pld供應商。在剛剛結束的“2005中國半導體市場年會”上,xilinx又榮獲十大“2004
行、娛樂場、商場甚至家庭的安保方面都是一種關鍵設備。隨著安全風險的日益增大,在各種應用場合對已發事件進行視頻監控和記錄的需求都在逐步上升,這就要求視頻監控系統的新結構必須具備可擴展性,以便為日益多樣化的視頻監控需求提供高性價比的解決方案。 在視頻監控系統結構所面臨的眾多挑戰中,上市時間壓力、codec新標準的出臺和需求范圍的不斷擴大(包括高級目標檢測、運動檢測、目標跟蹤和目標跟蹤功能) 還只是其中的一小部分。要應對這些挑戰,視頻監控系統的實現就必須能根據不同性能要求而進行相應調整。 xilinx的 fpga產品是各種視頻監控系統理想的解決方案,不論它是低端系統還是高端系統,是獨立系統還是pc擴展卡系統。 視頻監控與dvr系統 高級數字視頻壓縮技術在視頻監控系統的數字錄像機(dvr)中正得到快速普及。隨著大多數dvr制造商從mpeg4轉為采用h.264 高清(hd) codec,對提高分辨率和壓縮率的要求也變得更急切。專用標準產品(assp) 比較適合量大的應用,但缺乏靈活性,而且開發時間過長,成本也高。大多數高級數字媒體處理器連實現h.264 hd解碼都比較困難,何況h.2
xilinx擴展fpga版圖 作者:叢秋波 9月16日,xilinx公司在海南三亞舉辦的xilinx亞太區virtex-4媒體技術峰會上,xilinx全球市場副總裁sandeep vij宣布了公司四大新聞:一,xilinx推出了以最低成本可提供突破性性能的virtex-4 fpga產品;二,xilinx推出ise6.3i設計套件,可推動virtex-4 fpga擴大性能領先優勢高達40%;三,xilinx宣布成立新的dsp部門;四,xilinx同時宣布成立新的嵌入式處理部門。 繼續高端領跑 virtex-4 fpga是xilinx公司剛剛推出的virtex-4系列的第四代產品,是業界首個利用90nm制
系統中的數字視頻錄像機(dvr)正在迅速采用先進的數字視頻壓縮。大多數dvr制造商從mpeg-4向h.264高清晰度(hd)codec轉移,對更高分辨率和壓縮速度的需求也隨之增加。專用芯片(assp) 對大批量應用很有用,但缺少靈活性,開發成本高,而且開發時間較長;大多數高級數字媒體處理器則只能執行 h.264 hd 解碼(而 h.264 hd 編碼比解碼還要復雜得多)。滿足 h.264 hd 性能要求的最佳解決方案是使用一個 fpga 加上一個外部 dsp 或數字媒體處理器。 使用低成本的 xilinx fpga,可以更進一步提供運動探測、視頻縮放、顏色空間轉換、硬盤接口和ddr2存儲器接口,還可以將兩個 27mhz itu-r bt656 數據流時分多路傳輸到一個 54mhz 數據流中,同時為 dsp 處理器提供視頻加速。要將兩個 itu-r bt656 數據流多路傳輸到一個 itu-r bt656 數據流中,僅需要一個通道視頻端口來獨立地傳輸完整的二通道視頻數據。要為只有一個 itu-r bt656 視頻輸入端口的數字媒體處理器提供接口,這種實現方法非常有用。圖 1 所示就是這樣一種建議架
半導體行業最讓人稱道的是,能把沙子做成比金子還要貴的產品,并且這個故事一直延續到今天。這也激發了人們的創新意識,并不斷展示創新性思維將創新技術和融合技術給人們帶來的奇跡。 fpga向平臺化方向發展 幾年前,xilinx公司副總裁兼首席技術官ivo bolsens表示過,目前的fpga廠商只充當技術跟隨者的角色已不能滿足客戶的要求,而是要根據市場發展的需求,不僅在器件生產技術和設計架構方面不斷創新,還要在fpga器件的擴展性、規模、速度、成本以及低功耗等方面都要得到進一步的提升,甚至于要超越摩爾定律的發展,這也意味著fpga供應商的角色發生了根本性的轉變。 ivo bolsens還指出,未來的fpga,將會采用創新的迭堆式封裝(sip),即在一個封裝里面放多個裸片的技術。例如,將存儲器、模擬混合信號電路、通用接口、傳感器、以及高壓i/o等技術集成在一起,以替代帶有硬化ip的單個大型裸片。ivo bolsens透露,目前,xilinx正在和幾家廠商一起開發虛擬soc平臺。到那時,fpga就不再僅僅是一個器件,它將成為一個標準的、虛擬的soc的平臺來應用。 ivo bolsens分析
動漫游戲是一個新興的行業,發展潛力大,市場前景好。游戲平臺的加密性、靈活性、通用性備受游戲平臺提供商的關注,同時要求低成本、容易采購。
科通數字技術公司認為, 目前游戲行業主要采用一些國外通...
目前,隨著多媒體應用的普及,千兆位以太網已經發展成為主流網絡技術。大到成千上萬人的大型企業,小到幾十人的中小型企業,在建設企業局域網時都會把千兆位以太網技術作為首選的高速網絡技術。千兆位以太網技術甚至正在取代ATM技術,成為...
電視臺的演播室需要在不替換龐大的以同軸電纜構建的基礎架構的情況下,將模擬音頻和視頻轉換為數字音頻和視頻,這樣就逐漸形成了傳輸非壓縮標清視頻的串行數字接口(SDI)協議。如今,出于重新利用同軸電纜的同樣目的,日益增長的屏幕分辨率...
引言
目前,分布式基站主要采用兩種開放式接口標準:無線設備和無線設備控制部分分離的CPRI接口(Common Public Radio Interface)標準,還有基帶處理、射頻、網絡傳輸和控制層面都分離的OBSAI接口(Open Base Station Archit...
安富利公司旗下運營機構安富利電子元件宣布推出Xilinx Virtex -6 FPGA DSP開發工具套件。這套件是為DSP設計而打造,是Xilinx目標設計平臺(Xilinx Targeted Design Platform) 一部分。它包括可以下載的器件定制版ISE De...
短短幾天之內,先是altera宣布取得mips32架構的授權,接著xilinx又和arm全面合作。兩個消息的接踵而至,讓利用fpga進行設計的工程師得有一段時間進行消化。毫無疑問,當fpga的兩大巨頭和微控制器最流行的兩大架構分別迅速達成了協議,這會對他們產生切身的影響,但影響究竟會有多大,恐怕一時半會兒很難看清楚。 股市是晴雨表,美國時間19日,當xilinx和arm合作的消息公布后,xilinx的股票漲了1.6%,而arm的漲幅則超過3%。這表明了金融界對此事前景的看法。 但必須承認的是,fpga與微控制器兩個產業的合作并不新鮮。熟悉altera產品線的工程師們都清楚,除了altera自己的nios核之外,還有arm的cortex m1、飛思卡爾的coldfire。而xilinx本身,也是在自產自銷的microblaze核之外,還有powerpc核。即使是arm公司與fpga的合作,就能數出一堆來,從altera到actel,再到今天的xilinx。 不過,中國人做事講究的是“天時、地利、人和”,同樣的一件事在不同的時期做,不同的環境,結果也許會完全不同。 金飯碗
自古道“打江山容易,坐江山難”,占有全球pld市場一半以上份額的xilinx(賽靈思)公司在發明了全球首款fpga器件并成為業界領導者之后如何保持領先地位?雄心勃勃地表示“在未來十年內每一個電子設備都將有一個xilinx的可編程邏輯芯片”的公司首席執行官wim roelandts將采取何種策略保證自己的誓言不會落空?xilinx作為一家全球性公司,如何在中國推行其創新文化并根植中國加速發展? 并不輕松的領先者 第一個發明了某種產品但是卻不能成為該領域的領導者的例子不勝枚舉,然而,xilinx公司在發明fpga之后又成為該市場份額最大的廠商,沒有一些真本事是肯定不行的。那么,如何成為領先者? 面對記者的提問,xilinx公司亞太區營銷董事鄭馨南直截了當地表示,創新是公司最大和最重要的策略,要想領導市場就必須創新。fpga領域要投入很多資金進行開發,同時要了解市場走向。必須創建強大的技術團體并持續投資,回報并不是一兩年的事情,不要急功近利。公司要不斷地嘗試,要敢于冒險。xilinx在這方面做得很好。公司研發投入非常多,而且鼓勵員工要有獨立的思想。 面對altera的競爭,鄭
商場甚至家庭的安保方面都是一種關鍵設備。隨著安全風險的日益增大,在各種應用場合對已發事件進行視頻監控和記錄的需求都在逐步上升,這就要求視頻監控系統的新結構必須具備可擴展性,以便為日益多樣化的視頻監控需求提供高性價比的解決方案。 在視頻監控系統結構所面臨的眾多挑戰中,上市時間壓力、codec新標準的出臺和需求范圍的不斷擴大(包括高級目標檢測、運動檢測、目標跟蹤和目標跟蹤功能) 還只是其中的一小部分。要應對這些挑戰,視頻監控系統的實現就必須能根據不同性能要求而進行相應調整。 xilinx的 fpga產品是各種視頻監控系統理想的解決方案,不論它是低端系統還是高端系統,是獨立系統還是pc擴展卡系統。 視頻監控與dvr系統 高級數字視頻壓縮技術在視頻監控系統的數字錄像機(dvr)中正得到快速普及。隨著大多數dvr制造商從mpeg4轉為采用h.264 高清(hd) codec,對提高分辨率和壓縮率的要求也變得更急切。專用標準產品(assp) 比較適合量大的應用,但缺乏靈活性,而且開發時間過長,成本也高。大多數高級數字媒體處理器連實現h.264 hd解碼都比較困難
自1984年誕生后,fpga的應用已經從通信領域擴展到消費、汽車、軍事、航天等更多應用,作為一種將在我們未來電子設計中占有重要地位的器件,我們有必要了解這種器件的可靠性,11月1日,電子工程專輯網站獨家專訪了xilinx全球質量管理部副總裁湯立人先生,他為我們透露了很多fpga器件質量控制細節并分享了他對fpga未來應用的猜想。 “我們的器件質量控制在所有電子器件中可是說是最嚴格的,我們每個器件出廠后,都要每塊fpga的所有節點進行逐個測試,還要進行兩三千次的程序導入測試,因為我們是可編程的,所以可以實現不同的功能,通過這些程序導入,測試我們器件對應用功能的支持?!彼院赖刂赋?,“我們以前和ibm合作過,作為業界asic的巨頭,ibm在質量控制方面是非常嚴格并有豐富經驗,但是在他們了解了我們對器件的測試流程之后,他們也承認我們的fpga有比asic、assp等更嚴格的質量測試措施!”“一般asic只能進行邊界掃描測試,但是我們能把所有的節點和功能進行測試。而且我們的fpga的抗過熱性能已經超過了asic!我們的芯片已經用在軍事和航天領域足以證明fpga的可靠性!”他補充道。 器
可程序化邏輯組件供貨商賽靈思(xilinx)已連續第三季創下破紀錄的亮眼銷售業績,但美國華爾街分析師認為,這家領導級 fpga 供貨商的交貨期(lead time)延長狀況,恐會面臨客戶重復下單(double ordering)的風險。xilinx財務長jon olson日前也在公布新一季財報的分析師會議上坦承,該公司交貨期已經比上一季財報時的10~12周又拉長一些。 對此摩根大通(jpmorgan)分析師christopher danely在一份報告中指出,他們也已經注意到xilinx部分 virtex-5 組件預定交貨期已經延長到12周以上,高于上一季的10~12周水平:「因此我們認為xilinx正面臨重復訂單的風險;該公司的預定交貨期恐怕到12月以前都不會縮短,因為供應持續吃緊?!?先前danely也曾對另一家可程序化邏輯組件供貨商 altera 的狀況發出相同警告,該公司不久前亦公布了創新高紀錄的最近一季財報;danely指出,altera表示部份組件的交貨期已經延長到26周以上。 客戶重復下單可說是組件供貨商的夢靨;當是客戶藉由向多個供貨商下單來確保有貨,然后很有可
可以利用xilinx® fpga中先進的數字時鐘管理程序(dcm)來檢測兩個mux-dac的數據時鐘之間的相位差異(圖)。dcm1生成一個與dataclk1和dataclk2相同頻率的時鐘。 以時鐘周期的1/256為間距對dclk1的延遲進行動態調整。觸發器dff1和dff2在每個時鐘周期對dataclk1和dataclk2進行一次采樣。如果dff1在dataclk1為低時采樣dataclk1,dff1會輸出固定的“0”。如果dff1在dataclk1為高時采樣dataclk1,dff1會輸出固定的“1”。 所以dff3和dff4可在任意時鐘相位定時,與dclk1的延遲設置無關。通過將dclk1的延遲進行分級,使用dcm1的動態延遲調整功能以及讀取dff3和dff4的輸出,我們可以得到基于dataclk1和dataclk2上升沿的延遲設置。根據延遲設置,我們可以計算出為了保持mux-dac1和mux-dac2輸入數據的同相,mux-dac1的輸入數據需要延遲的dac時鐘周期數。fpga中4 x 4桶形移位器的實現可使數據等待時間以一個dac時鐘周期為增量進行改變。
ccd圖像傳感器采用thomson公司生產的th7888a.它是一種高功用的幀轉移面陣ccd器件,采用四相脈沖驅開任務,并提供電子快門的功用;同時,它具有2種輸出的方式:單路輸出和雙路輸出。其首要的功用參數如下: 光敏區和存儲區均為1024×1024像素;速度能夠抵達30 images/s以上;像元尺寸為14 mm×14 mm;感光區面積為14.34 mm×14.34 mm;光譜波長范圍在400~700 nm之間;像元輸出頻率為20 mhz。 2. xc3sc50簡介 xc3s50屬于xilinx公司spartan3系列的fpga(現場可編程邏輯門陣列),是一種高功用器件,其特征是:器件運用90μm加工技術;具有高功用低功耗的特征;邏輯密度達1 728個可用門;3路電源供電即i/o端口供電為1.2~3.3v,中心供電1.2v,輔佐功用供電2.5v;帶有2 kb容量散布式ram和7kb容量的block ram,高級的邏輯時鐘維護功用。ahera公司quartusⅱ開發系統提供使用設計支持。 來源:admin
(原創)xilinx嵌入式開發與gsrd寫了篇文章準備投稿,先便宜一下大家..:> 摘要:在設備小型化,集成化不斷加強的今天,嵌入式開發成為新技術發展的最前沿。fpga由于其自身特點,成為了嵌入式開發的最佳平臺。xilinx公司結合其最新一帶高端芯片推出了其嵌入式開發系統,能夠實現以硬核powerpc 405或軟核microblaze 32位處理器為核心的sopc(system on a programmable chip)系統,實現許多以前需要計算機或專門處理設備的處理工作。本文簡要介紹了使用xilinx的edk和ise等工具流程和設計實現gsrd(gigabit system reference design) 工程應用的實例。關鍵詞:fpga edk ise 硬核 軟核 sopc 嵌入式開發 gsrd powepc microblaze1 引言過去傳統上,我們基本上只是使用fpga和cpld等邏輯器件成為嵌入式處理器的膠合邏輯,數字通道邏輯或dsp算法的高速實現單元,功能有限。嵌入式是一門綜合性的學科,它設計(涉及)傳統軟硬件設計技術的方方面面,同時還融入了多任務實時操
ic技巧faq1. 什么是.scf?答:scf文件是maxplusii的仿真文件, 可以在mp2中新建. 1. 用altera_cpld作了一個186(主cpu)控制sdram.html">sdram的控制接口, 發現問題:要使得sdram.html">sdram讀寫正確, 必須把186(主cpu)的clk送給sdram.html">sdram, 而不能把clk經cpld的延時送給sdram.html">sdram. 兩者相差僅僅4ns. 而時序通過邏輯分析儀測試沒有問題. 此程序在xilinx器件上沒有問題. 這是怎么回事?答:建議將所有控制和時鐘信號都從pld輸出, 因為sdram對時鐘偏移(clock skew)很敏感, 而altera的器件pll允許對時鐘頻率和相位都進行完全控制. 因此, 對于所有使用sdram的設計, altera的器件pll必須生成sdram時鐘信號. 要利用sdram作為數據或程序存儲地址來完成設計, 是采用megawizard還是plug-in manager來將一個pll在采用quartus ii軟件的設計中的頂層示例?可以選擇創建一個新的megafun
,正確的添加約束可有效的提高數字系統的實現可能性。當我們再為深入的做思考,芯片與芯片的時序如何達到吻合,電路板在什么操作頻率上應該把傳輸線特性作為考究,fan-out與gound bounce的關系應該如何做考慮,trancient current所造成的vcc bounce應該如何解決,這幾點都是作為一個數字系統設計師應該有充分了解的。eda專業論壇9rx4bkby~f mdci'ha@]eda中國門戶網站-fpga|cpld|eda|ic|altera|lattice|xilinx|modelsim|synplify|quartus|isplever|ise|simulation|hdl|edacn|eda先鋒|forum|bbs|board我們先來探討fan-out與ground bounce的關系。一般上,我們知道fan-out不能過多,不然會造成不良后果。至于是什么不良后果,一般的解釋對初學者來說都不是很明確,甚至有點模糊。我們就從fan-out開始做解釋。當一個module的fan-out越大,舉例(n mb x 1) vs (m mb x 8)的記憶體來說,ch
69885甘先生特價!??!tny266pn pi 05+ dip 20000 0 原裝全新深圳現貨13380369885甘先生特價?。?!tny267pn pi 05+ dip 2800 0 原裝全新深圳現貨13380369885甘先生特價?。?!tny268pn pi 05+ dip 6000 0 原裝全新深圳現貨13380369885甘先生特價!!!xc9536xl-10pc44c xilinx 05+ 1000 原裝全新深圳現貨13380369885甘先生特價?。?!xc9572-15pc84c xilinx 05+ 600 原裝全新深圳現貨13380369885甘先生特價?。?!xc9572xl-10tq100c xilinx 05+ 1000 原裝全新深圳現貨13380369885甘先生特價?。?!xc2s50-5pq208c xilinx 05+
xilinx usb 下載電纜(兼容)供應xilinx usb 下載電纜xilinx usb 下載電纜(兼容)產品介紹:本下載電纜適用于xilinx cpld/fpga芯片的下載調試。支持jtag、slave serial下載模式。與xilinx platform usb cable完全兼容詳細介紹:1.目標器件vcc兼容+1.5 vdc to +5 vdc2.可配置所有xilinx器件3.支持impact 和chipscope4.支持jtag和slave serial配置模式5.目標器件下載時鐘可選,最高可達24 mhz6.led狀態指示燈指示目標器件電源狀態7.使用方便: 只有要usb 口的計算機都可以,無需并口。我要eda學習網