77.76MHZ
4161
SMD/2023+
原裝
77.76MHZ
5000
SMD/21+
誠信經營...品質保證..價格優(yōu)勢...可提供一站式配套
77.76MHZ
41101
SMD/-
大量現(xiàn)貨,提供一站式配單服務
77.76MHZ
65286
-/21+
全新原裝現(xiàn)貨,長期供應,免費送樣
77.76MHZ
24000
SMD/21+
全新原裝現(xiàn)貨特價熱賣
77.76MHZ
36000
5.03.2/17+
全新原裝進口現(xiàn)貨,假一罰十,歡迎詢價。
77.76MHZ
48000
SMD/24+
原裝現(xiàn)貨,可開專票,提供賬期服務
77.76MHZ
9200
SMD/23+
只做原裝更多數(shù)量在途訂單
77.76MHZ
45000
SMD/1808+
原裝正品,亞太區(qū)電子元器件分銷商
77.76MHZ
89
5.03.2/24+
原裝自家現(xiàn)貨.82812579
77.76MHZ
154944
SMD/93737+
原裝現(xiàn)貨,可提供一站式配套服務
77.76MHZ
92700
SMD/23+
原裝現(xiàn)貨,支持BOM配單服務
時,若ttohen信號為高,則將輸入字節(jié)接入sdh幀中,反之,則將芯片設公平的默認值接入sdh幀中。ttohclk是一個20.736mhz的時鐘,在該時鐘的上升沿對ttoh和ttohen引腳上的信號進行采樣;ttohfp是幀頭指示信號,它在ttohclk的下降沿更新,用來指示幀頭,也就是第一個a1字節(jié)。這四個信號協(xié)同工作,共同完成段開銷和au指針的接入。1.3.2 凈荷提取和接入時序凈荷的提取和接入主要在系統(tǒng)端telecom bus上進行,這里以凈荷的提取為例進行說明。系統(tǒng)端有19.44mhz和77.76mhz兩種工作方式。1.3.2.1 19.44mhz工作方式stm-1/au4凈荷提取時序如圖4所示。在此種工作方式下,輸出是4路stm-1凈荷。圖中,dd[8(n-1)+7:8(n-1)](n=1,2,3,4)是4路速率為19.44mbit/s的stm-1凈荷。dpl[n]為凈荷指示信號,dpl[n]為高時表示輸出的是vc-4凈荷,否則為段開銷和au指針。dc1j1v1[n]與dpl[n]共同指示stm識別符c1和高階通道蹤跡字節(jié)j1。dfp為幀頭指示信號。ddp[n]為凈荷奇偶校驗。dck輸出一個
在cpu總線模式下,通過cacr寄存器可以提供更多對于時鐘速率適配器的控制。當“后備主時鐘使能” (amcen — alternate master clock enable)控制位被置1時,時鐘速率適配器被配置為后備主時鐘模式。在這種模式下,時鐘速率適配器不再工作于ds3、e3或sts-1時鐘,而是工作于一個頻率由“后備主時鐘選擇” (amcsel)控制位確定的時鐘。作為后備主時鐘,有效的輸入頻率是19.44mhz、38.88mhz和77.76mhz。在后備主時鐘模式下,時鐘速率適配器最多可以合成出三種時鐘速率(ds3、e3或者sts-1)中的兩種。要合成ds3和e3時鐘,可將后備主時鐘接入stmclk引腳。要合成ds3和sts-1時鐘,可將時鐘接入e3mclk引腳,時鐘接入t3mclk引腳可以合成出e3和sts-1時鐘。 盡管ds325x器件中amcen和amcsel[1:0]的上電默認值可能并不符合實際所施加的時鐘,仍然可以在上電伊始就施加一個后備時鐘到任一mclk引腳。上電之后一旦這些控制位被正確配置,時鐘速
支路單元中。·通過處理低階段支路(tu3、tu12或tu11)的指針,來補償輸入和輸出高階au4管理單元同步凈荷封裝幀速率間的準同步關系。·在tug3基礎上可以配置成tu3、tu12、tu11支持的任何合法組合。·在網管軟件的控制下可對任一支中插入全0碼、全1碼或ndf新數(shù)據(jù)標識。·檢測每一支路的lop指針丟失、ais通道告警指示、支路指針正負調整和支路彈性存儲上溢下溢錯誤的狀態(tài),并可配置在上述事件發(fā)生時產生中斷。·可以將輸入和輸出接口獨立配置成77.76mhz的stm-4字節(jié)接口模式、19.44mhz的stm-1字節(jié)接口模式或38.88mhz的stm-1半字節(jié)接口模式。·提供一個通用的8比特微處理器總線接口來對芯片進行配置、控制和狀態(tài)監(jiān)控。2 mxtulpx8-5芯片結構mxtulpx8-5芯片功能模塊框圖如圖1所示,包含有以下幾個模塊:一個輸入和輸出接口模塊,一個mcu接口模塊和jtag測試控制器,8個vc4處理器。當輸入接口為stm-4字節(jié)接口模式時,輸入的2路stm-4數(shù)據(jù)流被分成8個stm-1數(shù)據(jù)流,并被獨立地輸入到8個vc4處理器
信和以太網時鐘,并生成一個滿足ieee 802.3抖動要求的25mhz gigabit以太網輸出時鐘。基于卓聯(lián)公司領先的時鐘和同步技術和經驗,沒有任何其它競爭器件能夠以zl30107器件同樣的價位提供如此高的性能和集成度。 zl30107支持同步、保持以及異步自由運轉等工作模式。在同步工作時,zl30107 pll代替通常有帶有網絡時鐘參考的振蕩器所提供的自由運轉參考時鐘。此時,該器件接收3個時鐘參考并可進行無中斷參考切換。除了25mhz之外,集成的dpll可自動同步到2khz至77.76mhz范圍內的預定義標準電信時鐘頻率之一。芯片可以生成一個抖動非常低的25mhz gigabit ethernet輸出時鐘。 當所有時鐘參考都失效時,器件自動進入保持(holdover)模式,并根據(jù)從此前參考信號中收集的頻率數(shù)據(jù)繼續(xù)生成輸出時鐘。 芯片缺省的工作模式是異步自由運轉模式。在此模式下,pll生成的輸出時鐘頻率精度等于外部振蕩器或低成本晶振。這樣設備生產商可以在下一代網絡設備中“內建”同步以太網功能。在需要時,服務供應商可容易地啟動同步以太網功能。
單指導準則中給出的阻值。 zl30407有12個輸出時鐘,圖中電路中顯示了其中5個。cmos 輸出包括19.44mhz、8khz幀脈沖、2.048 mhz 和1.544 mhz輸出。輸出時鐘引腳到扇出緩沖器 (u7、u8、u9和u10)以及連接器的分配沒有特定限制,只要適合目標應用即可。每個時鐘均進行了緩沖,以提供一定的扇出和到同軸連接器的電纜驅動能力。 第二個zl30406(u6)將c19o的一個輸出時鐘轉換為抖動很低的差分cml輸出時鐘,可選擇四種倍頻(19.44 mhz、38.88mhz、77.76mhz和155.52mhz)。u11是一個可通過硬件配置的差分時鐘分頻器,可通過dip開關進行編程,以便對zl30407芯片的155mhz lvds輸出時鐘進行1、2、4、8或16分頻。 圖1:這個精密時鐘發(fā)生器電路板采用zl30407 sonet/sdh網絡元件pll。每個輸出時鐘均進行了抖動測量,以驗證設計的性能。總之,觀測到的時鐘抖動符合zl30407和zl30406器件的技術規(guī)格。zl30406輸出的rms抖動為2ps到8ps,這與使用12khz~20mhz的測量帶寬在一個質量良好的函數(shù)發(fā)生器
設計進行評估。 據(jù)介紹,zl30117同步器為在atca和microtca設計中使用的amc提供了健壯的特性。雖然易于使用并且適應性強,amc卻沒有提供冗余參考時鐘輸入以支持電信級時序要求。zl30117芯片具有保持能力,當從故障時鐘單元切換到備用時鐘單元時,能夠安全度過輸入參考時鐘徹底失去的時段。失去參考時鐘后,zl30117 pll將以完全符合網絡要求的方式繼續(xù)工作幾秒鐘,從而允許系統(tǒng)時鐘為amc提供另外的參考源。 zl30117器件可接受三個參考輸入,支持8khz的任意倍時鐘頻率,最高可達77.76mhz,并支持2khz。zl30117芯片可直接鎖定到atca或microtca應用中amc可用的任何標準時鐘輸入頻率上。 zl30117器件是卓聯(lián)同步芯片系列中的最新產品。2005年12月推出的zl30116和zl30119器件據(jù)稱業(yè)界最小的sonet/sdh mspp和多業(yè)務邊緣產品中使用的系統(tǒng)和線路卡用同步可編程數(shù)字/模擬pll。據(jù)稱,只有卓聯(lián)器件集成了鎖定到8khz參考頻率的能力,能夠在參考頻率間平滑切換,產生超低的抖動時鐘。 大多數(shù)數(shù)字pll對于速率高于oc-3的接口會產生太大抖動,因而必須
對高級夾層卡而優(yōu)化 zl30117同步器為在atca和microtca設計中使用的amc提供了健壯的特性。雖然易于使用并且適應性強,amc卻沒有提供冗余參考時鐘輸入以支持電信級時序要求。zl30117芯片具有保持能力,當從故障時鐘單元切換到備用時鐘單元時,能夠安全度過輸入參考時鐘徹底失去的時段。失去參考時鐘后,zl30117 pll將以完全符合網絡要求的方式繼續(xù)工作幾秒鐘,從而允許系統(tǒng)時鐘為amc提供另外的參考源。 zl30117器件可接受三個參考輸入,支持8khz的任意倍時鐘頻率,最高可達77.76mhz,并支持2khz。zl30117芯片可直接鎖定到atca或microtca應用中amc可用的任何標準時鐘輸入頻率上。 新款pll擴展了低抖動同步平臺 zl30117器件是卓聯(lián)同步芯片系列中的最新產品。2005年12月推出的zl30116和zl30119器件是業(yè)界最小的sonet/sdh mspp和多業(yè)務邊緣產品中使用的系統(tǒng)和線路卡用同步可編程數(shù)字/模擬pll。只有卓聯(lián)器件集成了鎖定到8khz參考頻率的能力,能夠在參考頻率間平滑切換,產生超低的抖動時鐘。 大多數(shù)數(shù)字pll對于速率高于oc
t/sdh多業(yè)務應用的單芯片超低抖動同步器。具有豐富特性的zl30116和zl30119 pll(鎖相環(huán))據(jù)稱抖動最低、尺寸最小,是用于oc-48/stm-36速率管理sonet/sdh stratum 3同步的器件。 據(jù)介紹,具有高度可編程性的zl30116和zl30119芯片產生三個獨立的時鐘系列,無需使用外部分頻器或時鐘倍頻pll,可滿足任何商用sonet/sdh phy(物理接口)的參考頻率要求,提供很寬范圍的低抖動時鐘可選輸出頻率:19.44mhz、38.88mhz、51.84mhz、77.76mhz、311.04mhz和622.08mhz。此外,zl30116器件實現(xiàn)了全面主/從時鐘冗余功能,內置零延遲pll功能,通過補償外部時鐘傳播延遲,以滿足advanced tca時鐘總線嚴格的相位對準要求。 sonet/sdh設備使用基于數(shù)字pll的同步器在多業(yè)務交換環(huán)境中管理大量時鐘。然而,大多數(shù)數(shù)字pll對于速率高于oc-3的接口會產生較大抖動,因而必須使用單獨的模擬pll來“消除”噪聲。多芯片或多模塊組合方案可能會需要一平方英寸的布局空間。卓聯(lián)該款單芯片同步器抖動低于1ps。并且,zl3011